10AX115H2F34E2SG FPGA Arria® 10 GX Teulu 1150000 Celloedd 20nm Technoleg 0.9V 1152-Pin FC-FBGA
Manylebau Technegol Cynnyrch
RoHS yr UE | Cydymffurfio |
ECCN (UDA) | 3A991 |
Statws Rhan | Actif |
HTS | 8542.39.00.01 |
SVHC | Oes |
SVHC yn Rhagori ar y Trothwy | Oes |
Modurol | No |
PPAP | No |
Enw teulu | Arria® 10 GX |
Technoleg Proses | 20nm |
Defnyddiwr I/O | 504 |
Nifer y Cofrestri | 1708800 |
Foltedd Cyflenwi Gweithredol (V) | 0.9 |
Elfennau Rhesymeg | 1150000 |
Nifer y Lluosyddion | 3036 (18x19) |
Math Cof Rhaglen | SRAM |
Cof Mewnosodedig (Kbit) | 54260 |
Cyfanswm Nifer y Bloc RAM | 2713. llarieidd-dra eg |
EMACs | 3 |
Unedau Rhesymeg Dyfais | 1150000 |
Dyfais Nifer y DLLs/PLLs | 32 |
Sianeli Transceiver | 96 |
Cyflymder trosglwyddydd (Gbps) | 17.4 |
DSP pwrpasol | 1518. llarieidd-dra eg |
PCIe | 4 |
Rhaglenadwyedd | Oes |
Cymorth ailraglennu | Oes |
Diogelu Copi | Oes |
Rhaglenadwyedd Mewn-System | Oes |
Gradd Cyflymder | 2 |
Safonau I/O Un Pen | LVTTL|LVCMOS |
Rhyngwyneb Cof Allanol | DDR3 SDRAM|DDR4|LPDDR3|RLDRAM II|RLDRAM III|QDRII+SRAM |
Isafswm Foltedd Cyflenwi Gweithredol (V) | 0.87 |
Foltedd Cyflenwi Gweithredol Uchaf (V) | 0.93 |
Foltedd I/O (V) | 1.2|1.25|1.35|1.5|1.8|2.5|3 |
Isafswm Tymheredd Gweithredu (°C) | 0 |
Tymheredd Gweithredu Uchaf (°C) | 100 |
Gradd Tymheredd Cyflenwr | Estynedig |
Enw masnach | Arria |
Mowntio | Mount Wyneb |
Uchder Pecyn | 2.95 |
Lled Pecyn | 35 |
Hyd Pecyn | 35 |
Newidiodd PCB | 1152. llarieidd-dra eg |
Enw Pecyn Safonol | BGA |
Pecyn Cyflenwr | FC-FBGA |
Cyfrif Pin | 1152. llarieidd-dra eg |
Siâp Arwain | Ball |
Y gwahaniaeth a'r berthynas rhwng FPGA a CPLD
1. Diffiniad a nodweddion FPGA
FPGAyn mabwysiadu cysyniad newydd o'r enw Logic Cell Array (LCA) a Bloc Rhesymeg Ffurfweddadwy (CLB) a Mewnbwn Allbwn (IOB) Block and Interconnect.Y modiwl rhesymeg ffurfweddadwy yw'r uned sylfaenol i wireddu swyddogaeth y defnyddiwr, sydd fel arfer yn cael ei drefnu'n arae a lledaenu'r sglodyn cyfan.Mae'r modiwl mewnbwn-allbwn IOB yn cwblhau'r rhyngwyneb rhwng y rhesymeg ar y sglodion a'r pin pecyn allanol, ac fel arfer fe'i trefnir o amgylch yr arae sglodion.Mae gwifrau mewnol yn cynnwys gwahanol ddarnau o segmentau gwifren a rhai switshis cysylltiad rhaglenadwy, sy'n cysylltu blociau rhesymeg rhaglenadwy amrywiol neu flociau I/O i ffurfio cylched â swyddogaeth benodol.
Nodweddion sylfaenol FPGA yw:
- Gan ddefnyddio FPGA i ddylunio cylched ASIC, nid oes angen i ddefnyddwyr brosiect cynhyrchu, gallant gael sglodion addas;
- Gellir defnyddio'r FPGA fel sampl peilot o eraill wedi'u haddasu'n llawn neu wedi'u lled-addasucylchedau ASIC;
- Mae yna lawer o sbardunau a phinnau I/O yn FPGA;
- FPGA yw un o'r dyfeisiau sydd â'r cylch dylunio byrraf, y gost datblygu isaf a'r risg isaf mewn cylched ASIC.
- Mae FPGA yn mabwysiadu proses CHMOS cyflym, defnydd pŵer isel, a gall fod yn gydnaws â lefelau CMOS a TTL.
2, diffiniad a nodweddion CPLD
CPLDyn cynnwys yn bennaf Macro Cell Rhesymeg rhaglenadwy (LMC) o amgylch canol yr uned matrics rhyng-gysylltiad rhaglenadwy, lle mae strwythur rhesymeg LMC yn fwy cymhleth, ac mae ganddo strwythur rhyng-gysylltu uned I / O cymhleth, y gellir ei gynhyrchu gan y defnyddiwr yn ôl anghenion y strwythur cylched penodol, i gwblhau rhai swyddogaethau.Oherwydd bod y blociau rhesymeg wedi'u rhyng-gysylltu â gwifrau metel hyd sefydlog yn CPLD, mae gan y gylched resymeg ddyluniwyd ragweladwyedd amser ac mae'n osgoi anfantais rhagfynegiad anghyflawn o amseriad strwythur rhyng-gysylltu segmentiedig.Erbyn y 1990au, datblygodd CPLD yn gyflymach, nid yn unig gyda nodweddion dileu trydanol, ond hefyd gyda nodweddion uwch megis sganio ymyl a rhaglennu ar-lein.
Mae nodweddion rhaglennu CPLD fel a ganlyn:
- Mae adnoddau rhesymegol a chof yn doreithiog (mae gan Cypress De1ta 39K200 fwy na 480 Kb o RAM);
- Model amseru hyblyg gydag adnoddau llwybro diangen;
- Hyblyg i newid allbwn y pin;
- Gellir ei osod ar y system a'i ail-raglennu;
- Nifer fawr o unedau I/O;
3. Gwahaniaethau a chysylltiadau rhwng FPGA a CPLD
CPLD yw'r talfyriad o ddyfais rhesymeg rhaglenadwy gymhleth, FPGA yw'r talfyriad o arae giât rhaglenadwy maes, mae swyddogaeth y ddau yn y bôn yr un peth, ond mae'r egwyddor gweithredu ychydig yn wahanol, felly gallwn weithiau anwybyddu'r gwahaniaeth rhwng y ddau, ar y cyd cyfeirir ato fel dyfais resymeg rhaglenadwy neu CPLD/FPGA.Mae yna nifer o gwmnïau sy'n cynhyrchu CPLD/FPGas, a'r tri mwyaf yw ALTERA, XILINX, a LAT-TICE.Mae swyddogaeth rhesymeg combinatorial dadelfeniad CPLD yn gryf iawn, gall uned macro ddadelfennu dwsin neu hyd yn oed mwy na 20-30 mewnbwn rhesymeg combinatorial.Fodd bynnag, dim ond y rhesymeg gyfunol o 4 mewnbwn y gall LUT o FPGA ei drin, felly mae CPLD yn addas ar gyfer dylunio rhesymeg gyfuniadol gymhleth megis datgodio.Fodd bynnag, mae proses weithgynhyrchu FPGA yn pennu bod nifer y LUTs a'r sbardunau sydd wedi'u cynnwys yn y sglodyn FPGA yn fawr iawn, yn aml mae miloedd o filoedd, yn gyffredinol dim ond 512 o unedau rhesymegol y gall CPLD eu cyflawni, ac os yw pris y sglodion wedi'i rannu â nifer y rhesymegol. unedau, mae cost uned resymegol gyfartalog FPGA yn llawer is na CPLD.Felly os defnyddir nifer fawr o sbardunau yn y dyluniad, megis dylunio rhesymeg amseru cymhleth, yna mae defnyddio FPGA yn ddewis da.
Er bod FPGA a CPLD yn ddyfeisiadau ASIC rhaglenadwy a bod ganddynt lawer o nodweddion cyffredin, oherwydd y gwahaniaethau yn strwythur CPLD a FPGA, mae ganddynt eu nodweddion eu hunain:
- Mae CPLD yn fwy addas ar gyfer cwblhau algorithmau amrywiol a rhesymeg gyfunol, ac mae FPGA yn fwy addas ar gyfer cwblhau rhesymeg ddilyniannol.Mewn geiriau eraill, mae FPGA yn fwy addas ar gyfer strwythur cyfoethog fflip-fflop, tra bod CPLD yn fwy addas ar gyfer strwythur fflip-fflop cyfyngedig a chyfoethog o ran cynnyrch.
- Mae strwythur llwybro parhaus CPLD yn pennu bod ei oedi amseru yn unffurf ac yn rhagweladwy, tra bod strwythur llwybro segmentiedig FPGA yn pennu bod ei oedi yn anrhagweladwy.
- Mae gan FPGA fwy o hyblygrwydd na CPLD mewn rhaglennu.
- Mae CPLD wedi'i raglennu trwy addasu swyddogaeth resymeg cylched fewnol sefydlog, tra bod FPGA yn cael ei raglennu trwy newid gwifrau'r cysylltiad mewnol.
- Gellir rhaglennu Fpgas o dan adwyon rhesymeg, tra bod CPLDS yn cael eu rhaglennu o dan flociau rhesymeg.
- Mae FPGA yn fwy integredig na CPLD ac mae ganddo strwythur gwifrau mwy cymhleth a gweithrediad rhesymeg.
Yn gyffredinol, mae defnydd pŵer CPLD yn fwy na defnydd FPGA, a pho uchaf yw'r radd integreiddio, y mwyaf amlwg.