(Mewn stoc) PEX8624-BB50RBC F 324-FCBGA (19×19) cylched integredig IC PCI EXPRESS SWITCH 324FCBGA
Nodweddion Cynnyrch
MATH | DISGRIFIAD | DEWIS |
Categori | Cylchedau Integredig (ICs)RhyngwynebSwitsys Analog - Pwrpas Arbennig |
|
Mfr | Broadcom Cyfyngedig |
|
Cyfres | ExpressLane™ |
|
Pecyn | Hambwrdd |
|
Statws Cynnyrch | Darfodedig |
|
Ceisiadau | PCI Express® |
|
Cylchdaith Amlblecsydd/Damlblecsydd | - |
|
Cylchdaith Switsh | - |
|
Ymwrthedd ar y Wladwriaeth (Uchafswm) | - |
|
Foltedd - Cyflenwad, Sengl (V+) | - |
|
Foltedd - Cyflenwad, Deuol (V±) | - |
|
-3db Lled Band | - |
|
Nodweddion | Ffurfweddadwy |
|
Tymheredd Gweithredu | - |
|
Math Mowntio | Mount Wyneb |
|
Pecyn / Achos | - |
|
Pecyn Dyfais Cyflenwr | 324-FCBGA (19x19) |
Switsh analog
Mae'ranalog(neuPETR)swits, a elwir hefyd yswitsh dwyochrog, yn anelectronigcydran sy'n ymddwyn mewn ffordd debyg i aras gyfnewid, ond nid oes ganddorhannau symudol.Pâr o yw'r elfen newid fel arferMOSFET transistorau, un yn ddyfais N-sianel, a'r llall yn ddyfais P-sianel.Gall y ddyfais ddargludo signalau analog neu ddigidol i'r naill gyfeiriad neu'r llall pan fydd ymlaen ac yn ynysu'r terfynellau wedi'u switsio pan fyddant wedi'u diffodd.Mae switshis analog fel arfer yn cael eu cynhyrchu felcylchedau integredigmewn pecynnau sy'n cynnwys switshis lluosog (fel arfer dau, pedwar neu wyth).Mae'r rhain yn cynnwys y 4016 a 4066 o'r4000 o gyfres.
Gall y mewnbwn rheoli i'r ddyfais fod yn signal sy'n newid rhwng y folteddau cyflenwad positif a negyddol, gyda'r foltedd mwy positif yn troi'r ddyfais ymlaen a'r mwyaf negyddol yn diffodd y ddyfais.Mae cylchedau eraill wedi'u cynllunio i gyfathrebu trwy borth cyfresol gyda rheolydd gwesteiwr er mwyn gosod switshis ymlaen neu i ffwrdd.
Rhaid i'r signal sy'n cael ei switsio aros o fewn ffiniau'r rheiliau cyflenwi positif a negyddol sydd wedi'u cysylltu â therfynellau corff P-MOS ac N-MOS.Yn gyffredinol, mae'r switsh yn darparu arwahanrwydd da rhwng y signal rheoli a'r signalau mewnbwn / allbwn.Nid ydynt yn cael eu defnyddio ar gyfer newid foltedd uchel.
Paramedrau pwysig switsh analog yw:
- ar-ymwrthedd: y gwrthiant pan gaiff ei droi ymlaen.Mae hyn fel arfer yn amrywio o 5ohmsi ychydig gannoedd o ohms.
- oddi ar y gwrthiant: y gwrthiant pan gaiff ei ddiffodd.Mae hyn fel arfer yn nifer o megaohms neu gigaohms.
- amrediad signal: y folteddau lleiaf ac uchaf a ganiateir i'r signal gael ei basio drwodd.Os eir y tu hwnt i'r rhain, gall y switsh gael ei ddinistrio gan gerhyntau gormodol.Gall mathau hŷn o switshis hyd yn oedclicied i fyny, sy'n golygu eu bod yn parhau i ddargludo cerrynt gormodol hyd yn oed ar ôl tynnu'r signal diffygiol.
- pigiad codi tâl.Mae'r effaith hon yn achosi'r switsh i chwistrellu bachgwefr drydanoli mewn i'r signal pan fydd yn troi ymlaen, gan achosi bachpigynneuglitch.Mae'r pigiad tâl wedi'i nodi yncoulombs.
Mae switshis analog ar gael yn y ddautechnoleg trwoddneu erbyntechnoleg mowntio wynebpecynnau.
Mae switsh analog yn switsh sy'n defnyddio nodweddion JFET neu MOS i reoli'r llwybr signal.
Mae switsh analog yn switsh sy'n defnyddionodweddion JFETneuMOSi reoli'r llwybr signal, ac fe'i defnyddir yn bennaf i gwblhau swyddogaeth newid cysylltiad cyswllt signal neu ddatgysylltu.Oherwydd ei ddefnydd pŵer isel, cyflymder cyflym, dim cysylltiadau mecanyddol, maint bach a bywyd gwasanaeth hir, fe'i defnyddiwyd yn helaeth mewn amrywiol systemau rheoli awtomatig a chynhyrchion digidol electronig.
Dangosir strwythur y switsh analog proses CMOS traddodiadol yn Ffigur 1. Mae cysylltu NMOS a PMOS yn gyfochrog yn caniatáu i signalau basio yr un mor esmwyth i'r ddau gyfeiriad.Defnyddir y giât i reoli troad ymlaen a diffodd y switsh.Mae NMOS yn troi ymlaen pan fo Vgs yn bositif, ac yn diffodd pan fo Vgs yn negyddol, ac mae PMOS yn gwneud y gwrthwyneb.Oherwydd nodweddion gwahanol PMOS a NMOS, mae gan y switsh sy'n cynnwys y nodweddion a ddangosir yn y ffigur isod.Mae maint y cerrynt signal sy'n cael ei gludo rhwng NMOS a PMOS yn cael ei bennu gan gymhareb y mewnbwn i'r foltedd allbwn.Gan nad oes gan y switsh y broblem o ddewis cyfeiriad y llif cerrynt, nid oes unrhyw wahaniaeth rhwng mewnbwn ac allbwn.Mae'r ddau MOSFET yn cael eu troi ymlaen neu i ffwrdd o dan reolaeth rhesymeg gwrthdroadol mewnol ac anwrthdroadol.Mantais switshis CMOS yw'r ystod ddeinamig rheilffordd-i-reilffordd, gweithrediad deugyfeiriadol, ac nid yw'r gwrthiant yn newid pan fydd y foltedd mewnbwn yn newid.