gorchymyn_bg

cynnyrch

Stoc Sbot XQR17V16CC44V Gwreiddiol Newydd Newydd FPGA Cae Rhaglenadwy Arae Rhesymeg Ic Sglodion Cylchedau Integredig

disgrifiad byr:


Manylion Cynnyrch

Tagiau Cynnyrch

Manylebau  
Categori Cof PROM
Dwysedd 16777 kbits
Nifer y Geiriau 2000 k
Darnau y Gair 8 did
Math Pecyn CERAMIG, LCC-44
Pinnau 44
Teulu Rhesymeg CMOS
Foltedd Cyflenwi 3.3V
Tymheredd Gweithredu -55 i 125 C (-67 i 257 F)

Mae Xilinx yn cyflwyno PROMs cyfluniad QML cyfres QPro ™ XQR17V16 dwysedd uchel sy'n darparu dull cost-effeithiol hawdd ei ddefnyddio ar gyfer storio ffrydiau didau cyfluniad Xilinx FPGA mawr.Mae'r XQR17V16CC44V yn ddyfais 3.3V gyda chynhwysedd storio o 16 Mb a gall weithredu naill ai mewn modd cyfresol neu beit-eang.ar gyfer diagram bloc symlach o bensaernïaeth dyfais XQR17V16.

Pan fydd y FPGA yn y modd Master Serial, mae'n cynhyrchu cloc cyfluniad sy'n gyrru'r PROM.Amser mynediad byr ar ôl ymyl y cloc yn codi, mae data'n ymddangos ar y pin allbwn DATA PROM sydd wedi'i gysylltu â'r pin FPGA DIN.Mae'r FPGA yn cynhyrchu'r nifer priodol o gorbys cloc i gwblhau'r cyfluniad.Ar ôl ei ffurfweddu, mae'n analluogi'r PROM.Pan fydd y FPGA yn y modd Cyfresol Caethweision, rhaid i'r PROM a'r FPGA gael eu clocio gan signal sy'n dod i mewn.

Pan fydd y FPGA yn y modd Master SelectMAP, mae'n cynhyrchu'r cloc cyfluniad sy'n gyrru'r PROM a'r FPGA.Ar ôl ymyl CCLK cynyddol, mae data ar gael ar y pinnau PROMs DATA (D0-D7).Bydd y data'n cael ei glocio i'r FPGA ar ymyl codi canlynol y CCLK.Pan fydd y FPGA yn y modd Slave SelectMAP, rhaid i'r PROM a'r FPGA gael eu clocio gan signal sy'n dod i mewn.Gellir defnyddio osgiliadur sy'n rhedeg yn rhydd i yrru'r CCLK.Gellir cydgatenu dyfeisiau lluosog trwy ddefnyddio allbwn y Prif Swyddog Gweithredol i yrru mewnbwn CE y ddyfais ganlynol.Mae mewnbynnau cloc ac allbynnau DATA yr holl PROMs yn y gadwyn hon yn rhyng-gysylltiedig.Mae pob dyfais yn gydnaws a gellir eu rhaeadru ag aelodau eraill o'r teulu.Ar gyfer rhaglennu dyfeisiau, mae naill ai meddalwedd Xilinx ISE Foundation neu ISE WebPACK yn llunio ffeil ddylunio FPGA i fformat Hex safonol, sydd wedyn yn cael ei drosglwyddo i'r rhan fwyaf o raglenwyr PROM masnachol.

Nodweddion
• Imiwnedd clicied i LET >120 MeV/cm2/mg
• TID gwarantedig o 50 kRad(Si) fesul manyleb 1019.5
• Wedi'i wneud ar Is-haen Epitaxial
• Capasiti storio 16Mbit
• Gweithrediad gwarantedig dros ystod tymheredd milwrol llawn: –55°C i +125°C
• Cof darllen-yn-unig rhaglenadwy un-amser (OTP) wedi'i gynllunio i storio ffrydiau didau cyfluniad dyfeisiau Xilinx FPGA
• Dulliau cyfluniad deuol
♦ Cyfluniad cyfresol (hyd at 33 Mb/s)
♦ Cyfochrog (hyd at 264 Mb/s ar 33 MHz)
• Rhyngwyneb syml i'r FPGAs Xilinx QPro
• Rhaeadradwy ar gyfer storio ffrydiau didau hirach neu luosog
• Polaredd ailosod rhaglenadwy (Uchel gweithredol neu Isel gweithredol) ar gyfer cydnawsedd â gwahanol atebion FPGA
• Proses gât arnawf CMOS pŵer isel
• Foltedd cyflenwad 3.3V
• Ar gael mewn pecynnau ceramig CK44(1)
• Cymorth rhaglennu gan wneuthurwyr rhaglenwyr blaenllaw
• Dylunio cefnogaeth gan ddefnyddio pecynnau meddalwedd ISE Foundation neu ISE WebPACK
• Gwarantu cadw data bywyd am 20 mlynedd
Rhaglennu
Gellir rhaglennu'r dyfeisiau ar raglenwyr a gyflenwir gan Xilinx neu werthwyr trydydd parti cymwys.Rhaid i'r defnyddiwr sicrhau bod yr algorithm rhaglennu priodol a'r fersiwn ddiweddaraf o feddalwedd y rhaglennydd yn cael eu defnyddio.Gall y dewis anghywir niweidio'r ddyfais yn barhaol.
Disgrifiad
• Imiwnedd clicied i LET >120 MeV/cm2/mg
• TID gwarantedig o 50 kRad(Si) fesul manyleb 1019.5
• Wedi'i wneud ar Is-haen Epitaxial
• Capasiti storio 16Mbit
• Gweithrediad gwarantedig dros ystod tymheredd milwrol llawn: –55°C i +125°C
• Cof darllen-yn-unig rhaglenadwy un-amser (OTP) wedi'i gynllunio i storio ffrydiau didau cyfluniad dyfeisiau Xilinx FPGA
• Dulliau cyfluniad deuol
♦ Cyfluniad cyfresol (hyd at 33 Mb/s)
♦ Cyfochrog (hyd at 264 Mb/s ar 33 MHz)
• Rhyngwyneb syml i'r FPGAs Xilinx QPro
• Rhaeadradwy ar gyfer storio ffrydiau didau hirach neu luosog
• Polaredd ailosod rhaglenadwy (gweithredol Uchel neu weithredol
Isel) ar gyfer cydnawsedd â gwahanol atebion FPGA
• Proses gât arnawf CMOS pŵer isel
• Foltedd cyflenwad 3.3V
• Ar gael mewn pecynnau ceramig CK44(1)
• Cefnogaeth rhaglennu gan raglennydd blaenllaw
gweithgynhyrchwyr
• Dylunio cefnogaeth gan ddefnyddio Sefydliad ISE neu ISE
Pecynnau meddalwedd WebPACK
• Gwarantu cadw data bywyd am 20 mlynedd


  • Pâr o:
  • Nesaf:

  • Ysgrifennwch eich neges yma a'i hanfon atom