gorchymyn_bg

cynnyrch

XCVU9P-2FLGB2104I - Cylchedau Integredig, Wedi'u Plannu, Arae Gât Rhaglenadwy Maes

disgrifiad byr:

Mae'r FPGAs Xilinx® Virtex® UltraScale+™ ar gael mewn graddau cyflymder -3, -2, -1, gyda dyfeisiau -3E â'r perfformiad uchaf.Gall y dyfeisiau -2LE weithredu ar foltedd VCCINT ar 0.85V neu 0.72V a darparu pŵer statig uchaf is.Pan gaiff ei weithredu yn VCCINT = 0.85V, gan ddefnyddio dyfeisiau -2LE, mae'r fanyleb cyflymder ar gyfer y dyfeisiau L yr un fath â'r radd cyflymder -2I.Pan gaiff ei weithredu yn VCCINT = 0.72V, mae'r perfformiad -2LE a phŵer statig a deinamig yn cael ei leihau.Mae nodweddion DC ac AC wedi'u pennu yn ystodau tymheredd estynedig (E), diwydiannol (I), a milwrol (M).Ac eithrio'r ystod tymheredd gweithredu neu oni nodir yn wahanol, mae'r holl baramedrau trydanol DC ac AC yr un peth ar gyfer gradd cyflymder penodol (hynny yw, mae nodweddion amseru dyfais estynedig gradd cyflymder -1 yr un fath ag ar gyfer gradd cyflymder -1 dyfais ddiwydiannol).Fodd bynnag, dim ond graddau cyflymder a/neu ddyfeisiau dethol sydd ar gael ym mhob ystod tymheredd.Mae'r cyfeiriadau XQ yn y daflen ddata hon yn benodol i'r dyfeisiau sydd ar gael mewn pecynnau XQ Ruggedized.Gweler y Daflen Ddata Pensaernïaeth UltraScale Defense-Grade: Trosolwg (DS895) i gael rhagor o wybodaeth am rifau rhan XQ Defencegrade, pecynnau, a gwybodaeth archebu.


Manylion Cynnyrch

Tagiau Cynnyrch

Nodweddion Cynnyrch

MATH DISGRIFIAD

DEWIS

Categori Cylchedau Integredig (ICs)

Gwreiddio

FPGAs (Arae Gât Rhaglenadwy Maes)

 
Mfr AMD  
Cyfres Virtex® UltraScale+™  
Pecyn Hambwrdd  
Statws Cynnyrch Actif  
Rhaglenadwy DigiKey Heb ei Wirio  
Nifer y LABs/CLBs 147780  
Nifer yr Elfennau Rhesymeg/Celloedd 2586150  
Cyfanswm Darnau RAM 391168000  
Nifer yr I/O 702  
Foltedd - Cyflenwad 0.825V ~ 0.876V  
Math Mowntio Mount Wyneb  
Tymheredd Gweithredu -40 ° C ~ 100 ° C (TJ)  
Pecyn / Achos 2104-BBGA, FCBGA  
Pecyn Dyfais Cyflenwr 2104-FCBGA (47.5x47.5)  
Rhif Cynnyrch Sylfaenol XCVU9  

Dogfennau a'r Cyfryngau

MATH O ADNODDAU CYSYLLTIAD
Taflenni data Taflen ddata Virtex UltraScale+ FPGA
Gwybodaeth Amgylcheddol Tystysgrif RoHS Xiliinx

Xilinx REACH211 Cert

Modelau EDA XCVU9P-2FLGB2104I gan Lyfrgellydd Ultra

Dosbarthiadau Amgylcheddol ac Allforio

NODWEDDIAD DISGRIFIAD
Statws RoHS Cydymffurfio â ROHS3
Lefel Sensitifrwydd Lleithder (MSL) 4 (72 Awr)
ECCN 3A001A7B
HTSUS 8542.39.0001

FPGAs

Mae FPGA (Field Programmable Gate Array) yn ddatblygiad pellach o ddyfeisiadau rhaglenadwy fel PAL (Rhesymeg Arae Rhaglenadwy) a GAL (General Array Logic).Daeth i'r amlwg fel cylched lled-arfer ym maes Cylchedau Integredig Cymhwysol Penodol (ASICs), gan fynd i'r afael â diffygion cylchedau arfer a goresgyn nifer gyfyngedig o gatiau'r dyfeisiau rhaglenadwy gwreiddiol.

Nid astudio sglodion yn unig yw dyluniad FPGA, ond yn bennaf y defnydd o batrymau FPGA ar gyfer dylunio cynhyrchion mewn diwydiannau eraill.Yn wahanol i ASICs, mae FPGAs yn cael eu defnyddio'n ehangach yn y diwydiant cyfathrebu.Trwy ddadansoddiad o'r farchnad cynnyrch FPGA byd-eang a chyflenwyr cysylltiedig, ynghyd â'r sefyllfa wirioneddol bresennol yn Tsieina a gellir dod o hyd i brif gynhyrchion FPGA domestig yng nghyfeiriad datblygu'r dechnoleg berthnasol yn y dyfodol, mae ganddo rôl bwysig iawn wrth hyrwyddo'r gwelliant cyffredinol o lefel gwyddoniaeth a thechnoleg Tsieina.

Yn wahanol i'r model traddodiadol o ddylunio sglodion, nid yw sglodion FPGA yn gyfyngedig i sglodion ymchwil a dylunio, ond gellir eu optimeiddio ar gyfer ystod eang o gynhyrchion gyda model sglodion penodol.O safbwynt y ddyfais, mae'r FPGA ei hun yn gylched integredig nodweddiadol mewn cylched lled-addasu, sy'n cynnwys modiwlau rheoli digidol, unedau mewnosodedig, unedau allbwn ac unedau mewnbwn.Ar y sail hon, mae angen canolbwyntio ar optimeiddio sglodion FPGA cynhwysfawr, gan ychwanegu swyddogaethau sglodion newydd trwy wella'r dyluniad sglodion presennol, a thrwy hynny symleiddio'r strwythur sglodion cyffredinol a gwella perfformiad.

Strwythur sylfaenol:
Mae dyfeisiau FPGA yn perthyn i fath o gylched lled-arfer mewn cylchedau integredig pwrpas arbennig, sy'n araeau rhesymeg rhaglenadwy a gallant ddatrys problem nifer cylched giât isel y dyfeisiau gwreiddiol yn effeithiol.mae strwythur sylfaenol FPGA yn cynnwys unedau mewnbwn ac allbwn rhaglenadwy, blociau rhesymeg ffurfweddadwy, modiwlau rheoli cloc digidol, RAM bloc wedi'i fewnosod, adnoddau gwifrau, creiddiau caled pwrpasol wedi'u mewnosod, ac unedau swyddogaethol wedi'u mewnosod ar y gwaelod.Defnyddir FPGAs yn eang ym maes dylunio cylched digidol oherwydd eu hadnoddau gwifrau cyfoethog, rhaglennu ailadroddadwy ac integreiddio uchel, a buddsoddiad isel.Mae llif dylunio FPGA yn cynnwys dylunio algorithm, efelychu cod a dylunio, dadfygio bwrdd, y dylunydd a'r gofynion gwirioneddol i sefydlu'r bensaernïaeth algorithm, defnyddio EDA i sefydlu'r cynllun dylunio neu HD i ysgrifennu'r cod dylunio, sicrhau trwy efelychiad cod Mae'r datrysiad dylunio yn cwrdd y gofynion gwirioneddol, ac yn olaf mae dadfygio lefel bwrdd yn cael ei wneud, gan ddefnyddio'r gylched ffurfweddu i lawrlwytho'r ffeiliau perthnasol i'r sglodion FPGA i wirio'r gweithrediad gwirioneddol.


  • Pâr o:
  • Nesaf:

  • Ysgrifennwch eich neges yma a'i hanfon atom